Die Karte lässt sich über einen HSMC-Steckverbinder (High-Speed Mezzanine Card) mit beliebigen FPGA-Entwicklungsboards von Intel verbinden, was die Voraussetzungen für die Systementwicklung mit FPGAs und System-on-Chips von Intel schafft. Im Intel Design Store wird ein Designbeispiel verfügbar sein, welches das Empfangen und Zusammenführen von APIX2-Video- und Datenströmen aus Kameras sowie deren Übertragung über eine APIX2-Verbindung ermöglicht.
APIX2 ist die SerDes-Technologie von Inova für die Video- und Datenkommunikation in Fahrzeugen. Sie ermöglicht die differenzielle Datenübertragung über ein QSTP-Kabel (Quad Twisted Pair) mit einer Bandbreite bis zu 3 Gbps.
Die beiden Empfängerbausteine des Typs Inova INAP375RAQ nehmen Video-Streams mit Auflösungen von zum Beispiel bis zu 1.600 x 600 Pixeln und Refresh-Raten bis zu 100 Hz entgegen. Ihr Video-Interface ist für das Handling von je einem oder zwei unabhängigen Video-Streams konfigurierbar, sodass insgesamt bis zu vier Video-Streams unterstützt werden.
Der Senderbaustein Inova INAP375TAQ kann 18- oder 24-Bit-Video-Streams mit einer Auflösung von bis zu 1.600 x 600 Pixeln, 24 Bit Farbtiefe und Refresh-Raten bis zu 100 Hz über die digitale RGB oder OpenLDI-Videoschnittstelle an ein Display senden. Der 10/100 Mbit/s Ethernet-Port ermöglicht der Karte das Senden und Empfangen von entsprechenden Datenströmen über die APIX2-Verbindung des Senders und des Empfängers mithilfe des Media Independent Interface (MII). Ebenso eignet er sich zum Senden von IP-Video-Traffic über die APIX2-Verbindungen.
In Kameraanwendungen lassen sich die Kameras von der Stromversorgung auf der Karte per Power over APIX (PoA) über das APIX Kabel versorgen. Das APIX2 Board enthält einen HSD-Steckverbinder (High-Speed Data) für ein QSTP-Kabel sowie ein LVDS-Interface über den HSMC-Steckverbinder zum FPGA board Jeder der beiden APIX2-Empfängerboards besitzt einen HSD-Steckverbinder (High-Speed Data) für ein QSTP-Kabel. Über den HSMC-Steckverbinder besteht ferner eine parallele Videoschnittstelle von jedem Empfänger zum FPGA. Außerdem ist die neue Karte mit einem SPI-Port und einem mit dem FPGA verbundenen STATUS-Pin zur Steuerdatenübertragung ausgestattet.