UltraScale Multi-Processing Architektur von Xilinx

PRODUKT NEWS FPGA-EDA

Die UltraScale Multi-Processing (MP) Architektur stellte Xilinx für die Zynq UltraScale MPSoCs der nächsten Generation vor. Die Architektur ermöglicht die Skalierung von 32 auf 64 Bit mit Unterstützung der Virtualisierung, die Kombination von Soft- und Hard-Engines zur Echtzeitsteuerung, Graphik/Video-Processing, Waveform- und Paketverarbeitung, Speicher und Interconnect, Power Management und andere Technologie-Verbesserungen im Hinblick auf Multi-level Security und Zuverlässigkeit.



Die UltraScale MPSoC Architektur kombiniert heterogenes Multi-Processing mit FinFETs und nutzt den 16-nm FinFET-Prozess von TSMC. Diese Architektur-Elemente kommen im Verbund mit der Vivado Design-Suite und abstrakten Design-Umgebungen. Damit beschleunigen sie laut Anbieter die Programmierung.


Das betrifft auch C-, C++ und OpenCL-basierte Design-Abstraktionen, die System-Level-Abstraktionen von Mathworks und National Instruments, sowie die IP-basierte Design-Abstraktion und Automation. Außerdem ermögliche diese Umgebungen die Software-Migration von 28-nm Zynq-7000 All Programmable SoCs.

Fachartikel