Die Version 2.11 der IAR Embedded Workbench für RISC-V unterstützt ab sofort die L30- und L50-Prozessoren von Codasip. Der L30 und der L50 sind Low-Power-Embedded-Prozessorkerne, die sich an die Anforderungen eines Projekts anpassen lassen. Die Prozessoren sind konform zur RISC-V-Spezifikation.
Die IAR Embedded Workbench für RISC-V ist eine C/C++ Compiler- und Debugger-Toolchain. Entwickler können mit der integrierten Optimierungstechnologie dafür sorgen, dass ihre Anwendung den Anforderungen entspricht und der On-Board-Speicher optimal genutzt wird.
RISC-V-Kooperation von IAR Systems und Codasip
EMBEDDED SYSTEMS