HD Multi-Standard Decoder für MPEG-2 und H.264

PRODUKT NEWS IT-ENGINEERING



Fujitsu Microelectronics Europe stellt einen HD (High Definition) Multi-Standard-Decoder-Chip vor, der sowohl MPEG-2 als auch H.264 komprimierte Video-Streams bis zur vollen HD-Auflösung (1920 Punkte x 1080 Zeilen) dekodieren kann. Dieses System-on-Chip entspricht dem DVB-Standard (Digital Video Broadcasting) und erledigt die Verarbeitung von digitalen Video-, Audio- und Grafik-Daten. Damit ist er für den Einsatz in integrierten digitalen Fernsehgeräten (IDTV), Set-Top-Boxen und tragbaren Empfängern vorgesehen.

 

Der digitale Übertragungsstandard DVB wird in Europa, Russland, dem Nahen Osten und teilweise in China eingesetzt. Die Sendungen werden gegenwärtig vorwiegend im SD-Format (Standard Definition) und auf Basis des MPEG-2 Videokompressionsstandards ausgestrahlt. Das digitale Fernsehen der nächsten Generation dagegen wird in höheren Auflösungen in HD ausgestrahlt werden, wobei dann größtenteils der effizientere Standard H.264 für die Datenkompression zum Einsatz kommen wird. Da der Umstieg auf HDTV allmählich erfolgen wird, müssen Fernsehgeräte und Set-Top-Boxen beide Videokompressionsstandards - MPEG-2 und H.264 - unterstützen.

  

Muster des Bausteins MB86H60 sind ab Ende Mai 2008 erhältlich. 

 

CPU

 

ARM 1176JZF-S™ CPU @ 324 MHz

Video

Format

H.264 High Profile / Level 4.0

MPEG-2 Main Profile / High Level

Video-Encoder

PAL, NTSC, SECAM,

7x VideoDAC

Schnittstellen

ITU-R BT.656 I/O, digital RGB888, analog HD (YPrPb)

Audio

Format

MPEG -1/2 Layer I/II/III, MPEG-4 AAC LC, andere möglich durch flexible Audio-Prozessor-Lösung

Kanäle

5.1, 2x Audio DAC

Schnittstellen

4x I2S, 2x analog L/R, S/P-DIF

TS-Verarbeitung

Format

MPEG-2 Transport Stream

Schnittstelle

3x Eingang, 1x Ausgang

Verschlüsselung

integrierte DVB Descrambler, 3DES

Speicher

2x 16-Bit DDR2-667 SDRAM (bis zu 1 Gbit)

Flash-Speicher

Serial, NOR und NAND Flash

Display

5 Layer: Hintergrund, Video, Cursor, 2x OSD

USB

USB 2.0 OTG Controller

Ethernet

10/100 Base-T MAC

ATA

Multiword DMA ATA

HDMI

HDMI 1.2 Link und PHY mit HDCP

UPI

NAND/NOR Flash, Common Interface

Peripherie

2x UART, 2x ISO7816 Smart Card, 2x I2C, GPIO, PWM, IR, SPI

Leistungsaufnahme

1,2 W (typ.)

Gehäuse

484 Pin PBGA, 27 mm x 27 mm, 1,0 mm pin pitch

Prozesstechnologie

90nm

Betriebsspannung

Core: 1,2 V

I/O: 3,3 V (teilweise 5 V Toleranz)

Memory: 1,8 V

Fachartikel