Mit der Embedded Workbench für RISC-V von IAR erhalten Entwickler Zugriff auf eine C/C++-Compiler- und Debugger-Toolchain. Für Unternehmen, die sicherheitskritische Anwendungen entwickeln, ist die Workbench für RISC-V auch in einer Functional-Safety-Version erhältlich: Diese ist vom TÜV SÜD gemäß IEC 61508, ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 und ISO 25119 zertifiziert und beinhaltet qualifizierte Tools über den gesamten Produktlebenszyklus.
Der EMSA5-FS Prozessorkern des Fraunhofer IPMS kann für beliebige FPGA-Plattformen zur Verfügung gestellt werden. Die Integration in kundenspezifische ASICs für beliebige Foundry-Technologien ist ebenso möglich. Das Fraunhofer IPMS stellt zudem Services bereit, um den IP-Core um kundenspezifische Module zu erweitern.









