Entwicklungs-Plattform für PCI-Express-Designs

PRODUKT NEWS FPGA-EDA



Synopsys und First Silicon Solutions (FS2) bieten die Entwicklungsplattform Sitka für Synopsys' DesignWare-PCI-Express-IP an. Das Board bietet als Standard-PCIe-Add-In-Karte Unterstützung für bis zu acht PCIe-Lanes (jede ist ein 2,5 GBit/s-Kommunikationskanal). Mit dieser Plattform können Entwickler unter Verwendung der DesignWare-PCIe-IP ihre System-On-Chip-Entwürfe testen und debuggen, indem sie Kompatibilitätstests zwischen ihrem SoC-Design und einem PCIe-PHY ausführen. Mit dem Board erfolgt die Prototypenentwicklung umfangreicher Designs durch Synthese des SoCs in zwei On-Board-Xilinx-Virtex-4-FPGAs. Diese beiden FPGAs sind über 272 I/O-Pins verbunden und können für den Betrieb als Punkt-zu-Punkt-Verbindung mit bis zu 1 GBit/s konfiguriert werden. Dies ermöglicht entweder Datentransfers mit hohem Durchsatz oder eine Reihe unidirektionaler Kanäle.

 

 Die FPGAs werden über das On-Board-ROM konfiguriert. Das ROM kann mehrere FPGA-Konfigurationen speichern und erlaubt dem Entwickler auf diese Weise, verschiedene Entwurfsvarianten zu testen und zwischen verschiedenen PHYs und dem Xilinx Rocket I/O(tm) umzuschalten. Zur Design-Entwicklung und zum Prototyping bietet das Board mehrere Optionen für das PHY-Interface. Zum Prototyping können Entwickler das eingebaute Xilinx-Rocket-I/O-SERDES verwenden, welches direkt mit dem Sitka-PCIe-Interface verbunden ist.

 

Für umfangreichere PCIe- und PHY-Kompatibilitätstests ihrer Designs können Entwickler einen mit PCIe-PIPE konformen PHY nutzen und über einen Standard-PIPE-C-konformen Expansion-Connector verbinden. Für Evaluierungen von DesignWare-PCIe-Digital-IP bietet Synopsys eine FPGA-Konfiguration, welche ermöglicht, das Sitka-Board als einen PCI-Express-basierten 10/100-Ethernet-Adapter zu betreiben.

Fachartikel