Altera stellt FPGAs und SoCs der Generation 10 vor

[VIDEO] BRANCHEN-NEWS FPGA-EDA



Die Generation 10 seiner FPGAs und SoCs (System-on-Chip) hat Altera vorgestellt. Sie basieren auf einer optimierten Prozesstechnik und Architektur und wurden hinsichtlich Leistungsfähigkeit und Stromaufnahme optimiert. Zu den ersten Baureihen gehören die FPGA-Serien Arria 10 und Stratix 10 sowie SoCs mit Embedded-Prozessoren. Die Bausteine werden mit Intels 14-nm Tri-Gate-Prozess und TSMCs 20-nm-Prozess gefertigt.

 

 

Mehr Leistungsfähigkeit mit Stratix 10 FPGAs und SoCs

Die Stratix 10 FPGAs und SoCs ermöglichen leistungsfähige Anwendungen in den Bereichen Netzwerk-, Kommunikations-, Rundfunktechnik sowie in Datenverarbeitungs- und Speichersystemen, bei gleichzeitiger Stromersparnis. Mit Intels 14-nm Tri-Gate-Prozess und einer verbesserten Architektur bieten sie eine Betriebsfrequenz von über 1GHz.

 

In hochleistungsfähigen Systemen mit strengen Stromsparvorgaben lassen sich mit den Stratix 10 Bausteinen bei einem Leistungsniveau der vorherigen Generation laut Hersteller bis zu 70% Stromersparnis erzielen.

 

Altera kündigt die jetzt zunächst technische Details seiner Stratix 10 FPGAs und SoCs an. Informationen über die einzelnen Familienmitglieder werden zu einem späteren Zeitpunkt in diesem Jahr erwartet.

 

 

Technische Parameter

  • über 4 Millionen Logikelemente auf einem Die
  • 56-GBit/s-Transceiver
  • >10 TeraFLOP Single-Precision digitale Signalverarbeitung
  • Prozessorsystem der dritten Generation
  • Multi-Die-3D-Lösungen zur Integration von SRAM, DRAM und ASICs

 

 

 

 

Power für den Midrange-Bereich mit Arria 10 FPGAs und SoCs

 

Arria 10 FPGAs und SoCs sind die ersten Bausteine der neuen Generation-10Familie. Sie sind für den Midrange-Bereich vorgesehen. Sie sind mit Funktionen derzeitiger Highend-FPGAs ausgestattet aber auf eine niedrigste Stromaufnahme hin optimiert. Die verbesserte Architektur wurde für TSMCs 20-nm-Prozess optimiert. Im Vergleich zur Vorgängerfamilie bieten die Bausteine laut Altera eine höhere Leistungsfähigkeit bei bis zu 40% Stromersparnis.

 

Die Arria 10 Bausteine bieten mehr Funktionen und 15% mehr Performance als heutige Highend-FPGAs. Arria 10 FPGAs und SoCs bieten die höchste Systemintegration im Midrange-Bereich: 1,15 Mio. Logikelemente (LEs), integriertes Hard-IP und ein Prozessorsystem der zweiten Generation mit einem 1,5-GHz Dual-Core ARM Cortex-A9 Prozessor.

 

Arria 10 FPGAs und SoCs sollen eine 4-mal größere Bandbreite als Bausteine der aktuellen Generation aufweisen, einschließlich 28-GBit/s Transceiver, 2666-MBit/s DDR4 Support und bis zu 15-GBit/s Hybrid Memory Cube Support.

 

 

 

Entwicklungsumgebung

 

Die Generation-10-Bausteine werden durch Alteras Quartus II Entwicklungssoftware und Tools für High Level Design Flows unterstützt. Dazu zählen das OpenCL Software Development Kit (SDK), die SoC Embedded Design Suite (EDS) und DSP Builder.

 

Mit Quartus II sollen Designs mit Generation 10 FPGAs und SoCs bis zu 8-mal schneller kompilierbar sein als die Vorgängergeneration. Die schnellere Kompilierung wird durch Software-Algorithmen erreicht, die auf Multi-Core-Technik basieren.

 

 

 

Verfügbarkeit

 

Early Access Customers nutzen derzeit die Quartus II Software zur Entwicklung von Designs auf Basis der Arria 10 FPGA und SoCs. Erste Muster der Arria 10 FPGAs werden Anfang 2014 zur Verfügung stehen. Altera bietet 14-nm Stratix 10 FPGA-Testchips noch dieses Jahr an, und Quartus II Software-Support für Stratix 10 FPGAs und SoCs steht ab 2014 zur Verfügung.

Fachartikel