10G Ethernet MAC IP-Core für die Echtzeit-Signalverarbeitung

PRODUKT NEWS FPGA-EDA

Das Fraunhofer Heinrich-Hertz-Institut HHI hat einen IP-Core für die Echtzeit-Signalverarbeitung in digitalen Übertragungssystemen entwickelt. Der 10G Ethernet MAC IP-Core ist dafür ausgelegt, eine geringe Latenz bei gleichzeitig geringem Ressourcenverbrauch zu erzielen.



Der plattform-unabhängige 10G Ethernet MAC IP-Core kann auf FPGA-Plattformen wie Xilinx Virtex 5/6/7, Xilinx Spartan 6, Altera Stratix 4/5 verwendet werden. Er ist standardkonform entsprechend IEEE802.3-2008.


Die Architektur des IP-Cores ist auf Kundenwunsch auch für höhere Datenraten für 40/100G Ethernet-Anwendungen skalierbar und kann konfiguriert werden.

Fachartikel